SOC系统FIR插值滤波器设计

来源 :第十九届计算机工程与工艺年会暨第五届微处理器技术论坛 | 被引量 : 0次 | 上传用户:fuiegfiusbkufbakuefg
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  FIR滤波器是数字信号处理中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性.FIR滤波器原理是输入序列与系数序列做卷积运算,主要结构就是一串移位寄存器和乘累加部件,性能主要取决于乘法器.针对乘法器进行改进可以对滤波器的性能产生很大的提升.在SOC系统中通过用户接口逻辑将自己设计添加到嵌入式系统,系统为用户设计逻辑分配地址空间,即是一个输入输出缓存区,滤波器通过这两个缓存区与处理器交换数据.本嵌入式处理器采用的处理器是microblaze软核,基于AXI总线,AXI总线是基于地址映射的总线,通过AXI总线可以寻址所设计FIR滤波器的缓存区.数据的搬运控制由嵌入式系统的软件部分完成,用C程序通过写地址操作控制待处理数据到滤波器输入缓存,处理完毕后C程序再从输出缓存读出数据,或者将处理后的数据搬运到需要数据的下一级.
其他文献
从华中农业大学试验农场的植物根际分离到8株对植物有明显促生作用的细菌。对其进行了细胞形态观察、生理生化试验和盆栽试验,并研究了菌株的促生作用及部分菌株之间的相互作
  基于模拟的验证方法是当前应用最为广泛的芯片验证方法,然而随着集成电路设计规模的不断增大,模拟验证的不完备性问题显得越来越突出,编写激励变得越来越困难。对于FT-XD
会议
基坑开挖支护是一个复杂的工程,基坑本身的不确定性,导致基坑开挖的研究是一个系统性的研究工程。传统基坑研究,是主要针对基坑本身的稳定性和基坑开挖过程中对其周围环境的
  本文基于SRT-16算法设计和实现一个浮点除法器,可以进行单精度浮点数的除法和开方运算,且可得到满足IEEE754精度要求的商值和部分余数值.本文浮点数值的尾数处理相对于传
会议
  针对由于处理器的功能变得越来越复杂而导致芯片的环网开关设计难度变大的问题,提出了一种可重用的无阻塞多核环网开关的设计结构。这种结构采用多链路设计技术,降低了设计
芸薹属(Brassica)是十字花科(Cruciferae)植物中最重要的一属,包含了许多具有重要经济价值而得到广泛种植的作物。随着2004年多国芸薹属基因组计划(MBGP)的启动,芸薹属植物的
学位
  DSP芯片适用于数字信号类算法的专用处理器,随着高性能计算需求的应用扩展,高端DSP芯片也向着满足高性能计算需求的方向发展,成为一种适用于高效能计算需求的新型处理器。本
  本文介绍了基于高性能X-DSP IP核的AHB转接桥设计。通过AMBA AHB总线协议与EDMA总线协议的转换,完成AHB从机接口与EDMA接口的对接,实现了外部主机通过EDMA访问芯片内部存储
随着无线通信和视频图像处理等嵌入式应用需求的增长,越来越多的处理器采用了单指令多数据流(SIMD)结构,以开发其数据级并行.但嵌入式应用中数据级并行和线程级并行同时存在,