论文部分内容阅读
微弱信号检测技术在当今得到广泛应用.锁相放大技术在速度和精度这两个方面都能达到很高的要求,因而在微弱信号检测领域得到大量使用.本文介绍了一种基于DSP Builder的正交矢量型数字锁相放大器的实现方法.本文采用DSP Builder进行数字锁相放大器的设计,DSP Builder能够在算法友好的开发环境中帮助设计者生成DSP设计硬件表征,从而缩短设计周期,降低设计的难度。DSP Builder大大提高了数字锁相放大器的设计效率,并且能够很好的抑制噪声。但这只是在simulink中进行了系统级的仿真,后续的工作包括把设计文件转成相应的硬件描述语言VHDL设计文件,以及对生成的VHDL文件进行功能仿真。功能仿真需要在QuarusⅡ软件中完成,然后根据仿真结果修正设计模型。最后将编译好的设计文件下载到FPGA器件中,进行硬件测试,实现硬件设计。