二级Cache缺失流水线的时序优化

来源 :第十二届计算机工程与工艺全国学术年会(NCCET'08) | 被引量 : 0次 | 上传用户:r54321
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
片内两级储存器系统很好地解决了处理器和主存之间的速度差异.二级Cache缺失流水线的实现降低了连续的一级Cache缺失命中二级Cache的失效开销,但是还存在时序要求不满足的问题。本文针对二级Cache缺失流水线进行了时序优化,采用了优化接口协议、关键操作提前处理和平衡流水线栈间任务等策略,使之在满足600M的时钟频率要求的同时在性能上也有所改善.
其他文献
基于0.25 um工艺,本文通过分析I/O电路设计过程中遇到的功耗大、易触发Latch-up效应及ESD保护等问题,提出了可行的解决方案.
刀片服务器的高集成度给板卡带来了新的挑战,要求PCI-X接口控制器满足更加苛刻的时序要求.本文提出一种基于FPGA芯片的PCI-X接口控制器设计方法,并且研究了利用FPGA内部丰富
聚合通信在科学和工程计算中有着非常广泛的应用,对高性能计算机系统的性能有着重要影响.本文研究了基于互连网络的硬件聚合通信实现技术,从报文寻址、路由算法、负载平衡、
课题的工作是X微处理器PAD的设计与验证.本文对三种不同类型的PAD的逻辑进行了对比分析,即输入PAD、输出PAD、双向PAD.由于该芯片对输入输出PAD的抗辐射能力有很高的要求,以
会议
畜牧行业一年一度的“全国会”——中国畜牧业展览会不知不觉已走过了九载春秋。第十届(2012)中国畜牧业展览会将于2012年5月18~20日在南京国际博览中心举行。继往开来,再度超
QDSP是国防科技大学计算机学院研制的一款高性能SoC,在国产DSP的推广过程中,配套的开发工具是必不可少的,本文的目的就在于为QDSP解决硬件仿真器的问题,加快QDSP的开发利用。
当前超级计算机正在从高性能计算机向高效能计算机发展,这要求超级计算机不仅要有很高的性能,而且要达到很高的计算密度,要达到很高的性能/功耗比.一种有效的提高计算机系统
会议
事务存储系统是一种全新的多核体系结构,为并行编程提供了一个简洁高效的编程环境.基于Signature 的冲突检测算法是事务存储系统中很有前景的一种冲突检测方法,其误判率直接
本文对几种常见RISC指令集进行比较研究,找出其中的共同点以及重要的差异进行详细分析,同时也评估了各种指令集的开放性和应用程序丰富程度,为异构平台的设计提供了一定的参
层次化设计是当前EDA设计方法领域存在的两大设计方法之一,在这款异构多核处理器设计中被我们所采用。本文首先简要介绍设计方法,之后分析采用层次化设计的原因,接着着重介绍