【摘 要】
:
AC/DC转换器由于应用需要通常要求电源具有输出电流恒定的特性.本文针对原边反馈反激式AC/DC转换器的拓扑结构,直接通过对隔离变压器的原边反馈电压波形的时域分析,实时采样输出电流信息,通过数字恒流控制算法实现输出电流恒定,极大的减小了输出电流的纹波,提高了变换器的性能.
【机 构】
:
西安电子科技大学宽带隙半导体技术国家重点学科实验室,陕西 西安 710071
【出 处】
:
第十八届全国半导体集成电路、硅材料学术会议
论文部分内容阅读
AC/DC转换器由于应用需要通常要求电源具有输出电流恒定的特性.本文针对原边反馈反激式AC/DC转换器的拓扑结构,直接通过对隔离变压器的原边反馈电压波形的时域分析,实时采样输出电流信息,通过数字恒流控制算法实现输出电流恒定,极大的减小了输出电流的纹波,提高了变换器的性能.
其他文献
本文结合典型硅基半导体集成电路的失效电路分析,讨论了闩锁效应、过电应力、静电应力等常见失效机理对硅基半导体集成电路的影响.文章首先从理论角度介绍了硅基半导体集成电路的常见失效机理,并对其分析失效原因进行了分析.最后,结合典型失效案例,对应用中出现的失效情况进行分析并提出相应改进措施:对于闩锁效应,通过在老化板外围加滤波电容减小电源噪声的影响来解决,而且对于多电源系统,上电顺序不当很容易引发门锁,因
目前,电路级单粒子效应仿真主要使用Hspice软件或者Hspice与Dessis的混合模拟仿真,但是GaAs HBT数字电路大多是在ADS中设计.本文使用Verilog软件建立了脉冲电流源模型模块,给出了使用ADS软件对GaAs D触发器进行单粒子翻转仿真的方法,获得了GaAs D触发器翻转时的临界电荷,翻转宽度随电荷量的变大而变宽.
本文利用Triquint TGF2023 5mmGaN高电子迁移率器件,设计了一款高效率C波段内匹配功率放大器.整个放大器由1个5mm栅宽的GaN HEMT、制作在陶瓷基片上的输入输出匹配电路以及功率分配与合成器组成。为使其具有较高效率,使用L-C网络对二次谐波进行调制,使其负载阻抗位于效率圆的中心附近.随后将基波下的源阻抗、负载阻抗匹配至50Ohm,并利用威尔金森功分器进行功率分配与合成.经调试
本文提出了一种基于统计算法,可用于二代导航接收机芯片的全数字自动增益控制(AGC)环路.算法利用卫星导航信号的高斯白噪声特性,以较低的电路开销代价实现了自动增益控制功能.通过对算法和电路的优化,增益收敛过程最多只需要两步,这极大地缩短了AGC环路的稳定时间.本文还讨论了该反馈AGC的稳定性,这个问题在同类的接收机芯片中很少提及.包含数字AGC、可编程增益放大器(PGA)和数模转换器(ADC)的完整
为解决视觉假体中数据传输速率、能量传输效率和体积之间的矛盾,本文采用16DAPSK高阶调制解调技术对信号进行调制,通过单线圈同时实现数据和能量的传输,信号在体内进行解调后,再通过数字控制电路控制刺激驱动电路产生微电流,作用于人体视觉通路来达到光幻视的目的.文中采用数模混合电路完成了调制解调电路和刺激器电路的设计.在以Cyclone IV E(EP4CE115F29C7)芯片为核心的FPGA硬件平台
文章基于GaAs PHEMT工艺,对PHEMT器件材料结构和大信号模型进行了分析,采用ADS软件建立电路原理图与版图,并进行优化调整,成功设计出了一款Ka波段功率放大器芯片.电路采用三级级联放大,使用Wilkinson网络结构进行功率分配/合成,各级选取合适的总栅宽以满足功率增益配置需求,采用容性支节加载型结构设置输入/输出和级间匹配网络.芯片的测试结果表明在34 GHz至36 GHz内饱和输出功
In order to estimate FPGA power consumption and regulate operating temperature,a power and thermal model for architecture studies is required.This paper leverages the FPGA architecture to present a me
为了实现大功率IGBT驱动与保护电路的智能化,本文在分析了IGBT开关特性之后,设计了一种大功率IGBT智能化驱动与保护电路.驱动电路采用多等级动态栅驱动方案,过流保护采用兼用Vce退饱和检测和di/dt检测两种方法,采用CPLD进行数字控制.最后通过双脉冲实验验证了该电路的功能.
低功耗高速高精度的模数转换器具有广泛的应用范围,本文提出了一种结合电压域转换与时间域转换的两级流水线型模数转换器.该模数转换器的前级产生电压残差,但是没有放大.后级利用比较器的延迟时间与输入电压之间的关系对电压残差进行量化同时,本文还利用TDC完成了比较器的失调电压消除,和其他失调电压消除方式相比,不需要定期刷新电容电压,所增加的电路和功耗都很小。此ADC的采样速率在100MHz,精度为10 bi
本文设计并优化了一种6级8拍全流水浮点乘加单元(FMAC),仅用3个32位的输入端口、1个32位输出端口,实现双精度/单精度浮点乘法、双精度/单精度浮点乘累加(减)和单精度复数乘法与点积等操作.从延迟、面积、结构复杂性等方面系统地研究了浮点乘加运算,在融合FMAC的设计基础上,优化实现一款基于通路分离结构的FMAC,调整并复用硬件,大大减少了面积.最后,对通路分离的FMAC进行了功能验证,在45n