双簇VLIW结构下数据Cache失效流水机制的设计与实现

来源 :第十三届全国信息存储技术学术会议 | 被引量 : 0次 | 上传用户:konlee53
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  如何降低因Cache失效而带来的额外开销是设计高性能DSP时必须考虑的一个问题,在支持双簇VLIW结构的数据Cache中,采用失效流水化处理的机制可以有效地掩盖失效延迟,而为此付出地硬件代价却很小.据此而采取地一级Cache数据预调控制能大大地减少因强制性失效带来的延迟,从而使整个系统的性能得到有效的提升
其他文献
  本文介绍了一种TLB的实现结构,并描述了该结构的单元和整体逻辑的具体实现.其中关键单元具有速度快、面积小、逻辑结构简单等特点.替换策略是TLB设计的另一要点,本文设计
  PIM(Processor-in-Memory)技术是一种解决存储器速度与处理器速度之间的差距的技术,它将存储器与处理器集中在同一芯片上,从而可以提高数据访问带宽,同时降低数据访问的
  Cache技术是提高嵌入式微处理器性能的关键技术.本文给出了一种适用于32位嵌入式微处理器的cache系统设计,针对影响性能的关键因素,提出了指令缓冲,缩短数据cache访问延
  功耗已经成为微处理器设计当中的一个关键问题.存储系统的功耗更是其中不可忽视的部分.我们从存储系统的功耗模型出发,根据SPEC2000的实验结果.分析了Cache配置、编译优
目的 研究肺血栓栓塞症患者口服华法林在中低强度抗凝时国际标准化比值(INR)和凝血因子Ⅱ与Ⅹ活性水平的相关性.方法 51例肺血栓栓塞症规律口服华法林抗凝治疗患者,根据其监
  随着半导体工艺水平的进步和处理器体系结构的发展,CPU与存储器的速度差距越来越大,使得存储访问延迟成为计算机系统整体性能提高的瓶颈.层次存储系统是减少存储访问延迟
会议
目的 探讨结核性气道狭窄的临床特点.方法 收集广东省4个医疗中心1年内确诊的气管支气管结核(TBTB)患者,分析其气道狭窄发生率、危险因素及支气管镜下特点.并对不同性别的气
目的 探讨慢性阻塞性肺疾病(简称慢阻肺)患者合并焦虑的相关因素.方法 分析安徽医科大学第三附属医院2015年10月至2018年10月住院治疗的慢阻肺患者70例.所有患者于出院前完成
  网络性能数据的管理方法是影响网络故障诊断器负荷和系统性能的重要因素,它包括如何组织数据、数据分区、数据的访问更新和并发控制以及数据的一致性维护.本文提出一种满
会议
  Chipkill是一种存储器纠错技术,它能够纠正一片存储器芯片发生失效所引起的数据错误.本文详细分析了存储系统对Chipkill技术的需求,总结出Chipkill技术的实现方法并给出