40nm工艺下SRAM单元的低功耗设计技术

来源 :第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 | 被引量 : 0次 | 上传用户:bianmomo
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  集成电路制造工艺缩减到40nm以下之后,静态功耗问题已经极大地影响了集成电路的设计思想。本文详细论述了MOS管中的泄漏电流产生的原因以及静态随机存储器中静态功耗的产生原理,并且提出了一种在40nm工艺下晶体管堆叠技术与可变阈值电压相结合的低功耗设计方法。模拟结果表明:利用这种低功耗设计方法改进之后的电路能够有效地降低亚阈值泄漏电流引起的静态功耗。
其他文献
化学镀镍赋予了材料表面特殊的理化性质,而被广泛应用于化工、航空航天、机械、仪表、计算机等领域。未经钝化的镀层存在孔隙,致使镀件耐蚀性差而直接影响了镀件的产品质量和