论文部分内容阅读
随着晶体管集成规模的不断增加,越来越多的处理芯核能够被集成到一个硅片上.然而,参数偏差却会导致核间性能出现差异,降低系统能效.为了克服参数偏差的负面影响,基于电压/频率岛的设计方法被广泛应用于多核平台.电压/频率岛设计方法源自于全局异步局部同步思想,在有效地提高芯片性能的同时也为系统能耗优化提供了广阔的操作空间.本文提出一种面向基于电压/频率岛设计的三维多核SoC的硅后能耗优化方法.能耗优化过程中充分考虑了电压/频率岛的设计约束、水平和垂直方向上通信能耗的差异以及三维芯片独特的热特性等因素.通过结合任务调度算法和动态电压/频率调节,在满足任务截止时间和系统热约束的前提下优化系统能耗.实验结果证明了本文提出方法的有效性.