论文部分内容阅读
针对FIR数字滤波器的常系数的特点,采用系数分解、CSD编码和简化加法器图的方法来减少FIR滤波器实现过程中乘累加运算的加减次数,从而减少硬件资源的使用;在硬件结构上采用分布式算法和流水线技术,显著地提高了FIR数字滤波器的工作速度,减少了硬件资源的使用.最后通过实例对每一种改进方法进行对比验证,说明达到了节省芯片硬件资源和提高实现频率的目的.