论文部分内容阅读
论文完成了脱机手写体汉字识别专用芯片的后端设计,主要包括0.8μm CMOS标准单 元库的Hspice模拟和Verilog建模,多路选择器、计数器、比较器、加法器、累加器和乘法 器等宏模块的逻辑设计和版图设计,基于0.8μm CMOS标准单元库和宏单元库的汉字识别芯 片中广义距离计算模块PL1的逻辑设计和版图设计及整个芯片的布局布线.