论文部分内容阅读
集成电路产业的日新月异的发展和集成电路设计方法的不断提高互为因果,是理论与实践相互支持的良好典范。而随着IC设计自动化程度的提高,集成电路规模不断加大,仿真验证(verification)在设计中变得越来越关键。本文的重点就是研究功能验证,其研究成果已成功地运用在我所自行设计的8位RISC核——HGD08R01。 本论文在综合考虑芯片的性能、面积、时序等各方面因素,从结构、指令通道、数据通道、以及电路的具体实现等方面入手对RISC的核进行功能验证。验证最关键的是测试方案的制定,而功能验证的过程是在于在设计过程中实施RTL级仿真、门级仿真和后仿真。本文基于介绍作为SOC中标准化制定组织的VSIA制定的功能验证的标准,搭建测试平台,把它运用在实际仿真验证中,进行功能上的仿真和验证。 笔者研究功能验证技术,并对验证平台进行了理论研究,提出了标准文件比较的平台验证方法,从而缩短设计周期和减少设计错误。