一种超薄SOI横向高压器件的研究与设计

来源 :电子科技大学 | 被引量 : 0次 | 上传用户:danan1414
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
SOI(Silicone On Insulator)即绝缘体上的硅具有漏电小、速度快、功耗低的优点,是集成电路的重要发展方向。但是,SOI高压器件在高压方面的应用仍然受着器件纵向耐压的限制,并且在探索高耐压的同时往往会使器件的比导增大。论文针对横向高压器件存在的耐压与比导的矛盾关系,根据SOI介质场增强普适理论,加上超结、线性变掺杂技术、场板技术等基本原理,研究设计了以下两种高压器件:1.部分超薄SOI LDMOS在本结构中,N型漂移区分为两段:靠近漏端区域采用部分超薄顶层硅,厚度为0.14μm,采用薄硅层可以提高SOI器件的纵向击穿电压;在靠近源端区域并不需要承受太高的耐压,因此采用厚SOI层,厚度为1μm,硅层厚度增大,为开态电流提供更广阔的电流路径,从而降低器件的比导通电阻。并且,对超薄顶层硅和厚SOI层分别采用横向线性变掺杂技术,由于厚SOI层区域的硅层厚度和平均表面电场强度均要小于薄硅层,所以其漂移区的浓度和梯度均低于超薄顶层硅,更好的调制各自的表面电场分布,同时产生额外的电荷来消除衬底辅助耗尽效应。最后,本结构设计了两层源级场板,与衬底形成对称结构,分别辅助耗尽漂移区,进一步增大漂移区的掺杂浓度,降低比导。采用Tsuprem4工艺仿真优化器件参数,漂移区长度为75μm和65μm的部分超薄SOI LDMOS得到的最高耐压为959V和796V。然后,设计工艺流程和版图,流片,测试。测试结果为,漂移区长度为75μm和65μm的部分超薄SOI LDMOS最高耐压分别为977V、888V。2.部分超结SOI LDMOS在上面结构的厚硅层区叠加上超结,利用漂移区线性变掺杂技术消除衬底辅助效应引起的电荷非平衡现象,将SOI介质场增强理论和超结结合在一起,在不影响器件耐压的同时进一步降低比导。采用Tsuprem4工艺仿真优化器件参数,设计工艺流程,在版图绘制中通过设计超结的形貌优化超结带来的影响,最后进行了流片和测试。测试结果为,漂移区长度为75μm和65μm的部分超结SOI LDMOS最高耐压分别为970V、886V。与第一种结构测试结果相比可得,加入超结并没影响器件耐压。
其他文献
化学表面处理技术就是用技术方法把要改变的物体表面实行化学特性的转变,比如利用物体表面涂层、电解或者是实行化学反应的形式转变物体表面化学构成等办法实行物体的表面处
隐伏矿床定位预测理论和技术是国际矿床学界研究的热点和难点。结合20多年的科研找矿实践,针对隐伏金多金属矿床的找矿难题,提出必须走地质、地球物理与地球化学相结合的道路
碱土金属Ca2Ge是一种新型的环境友好型半导体材料,由于其潜在的用途(新型环保电子产品)而受到关注。由于对Ca2Ge的探究起步相对较晚,所以提供的相关文献报告和数据较少。为了对
随着科学技术的快速进步,模块化、高频化以及高可靠性的电力电子装置在工业及日常生活中得到广泛的应用。但是,大量电力电子装置广泛的接入电网,会引起电网谐波污染,影响电网
"鼓声"是《边城(节选)》中一个重要独特的文学意象,已成为被作者赋予了特殊意义的文学符号,负载了作者的主观情愫。文章以"鼓声"为切入点,探究其独特的叙事功能,丰富的文化内涵,以
碳纳米管(CNTs)自发现以来就以其良好的力学和电学性能受到了广泛的关注。研究者们利用双壁碳纳米管(DWCNTs)之间超润滑的特性,将其运用在振荡器上,制造频率超过GHz的机械振
在光通信技术高速发展,对信息的转换和接收能力需求进一步提升的时代背景下,全光网络通信势必取代现有的网络通信系统。全光网络通信技术采用光-光直接转换,具有更高效的转换
基于行业异质性和区域异质性假设,本文构建三层级共同前沿SBM-DEA模型(Slack Based Measure-Data Envelopment Analysismodel),测定2000年至2014年我国3类旅游企业(旅行社、
1 引言什么是健康不平等?在美国卫生与社会服务部(Department of Health and Human Service)所颁布的《健康人民2020》中,健康不平等被定义为“与社会、经济和环境劣势紧密相
原子力显微镜(AFM)已经成为加工微纳米沟槽的一种重要加工工具。目前可以利用AFM直接刻划进行沟槽的加工,但这种加工方式在提高微纳米沟槽的加工尺度,提高加工效率,增强加工