论文部分内容阅读
本文以上海光源国家大科学装置为背景,根据加速器运行过程中对机器故障分析的需求,开展了储存环束流轨道联锁及数据后分析系统的关键技术研究工作。论文研究的目的是对现有储存环束流轨道联锁系统进行升级改造,实现储存环各Libera电子学输出联锁信号时序的甄别,实现束流丢失前的逐圈轨道数据锁存的功能,并对逐圈轨道数据进行提取和分析。论文研究的主要内容包括联锁信号的光纤传输网络;联锁信号的时标产生与时序甄别;丢束前逐圈轨道数据的锁存与分析。储存环束流轨道联锁信号来自于储存环束流位置信号处理器Libera电子学,本文采用光纤传输140路联锁信号,设计并调试了联锁信号的光纤收发电路板;充分利用FPGA高速、多通道输入输出的特点,将联锁信号输入FPGA进行时序甄别,FPGA同时输出特定延时的脉冲信号,用于触发Libera电子学锁存丟束前的逐圈轨道数据。该系统集成于EPICS控制系统,IOC基于ASYN支持模块,实现了上位机与FPGA板卡的通信,中央控制室可以通过EDM界面监测系统的状态和调整相应的参数。对整个束流轨道联锁系统进行了实验室调试,验证了功能的完整性。在机器研究时间进行了带束测试,测试结果表明新的束流轨道联锁系统能够准确判别Libera电子学输出联锁信号的先后顺序,能够同时触发所有Libera电子学锁存丟束前逐圈轨道数据。通过对锁存数据的分析,验证了测量结果的准确性,并通过该系统观测到了储存环丟束过程中的逐圈轨道变化。