论文部分内容阅读
随着无线网络技术、计算机技术和高速数据处理技术的迅速发展,高速模数转换器(ADC)被广泛应用于测量仪器、液晶显示驱动、数字示波器、高速数字通讯和雷达等领域中。作为混合信号系统芯片设计中的一个瓶颈,高速模数转换器消耗大量的芯片面积、功耗和设计时间。模数转换器的信号处理带宽和处理速度成为系统发展的关键所在。在众多模数转换器电路结构中,折叠内插结构具有高速、低功耗、面积小及易与数字工艺兼容等优点。在90年代中期以前,折叠内插结构的模数转换器基本上都是用双极工艺实现的。由于CMOS工艺的发展和设计技术的提高,现在用CMOS工艺实现的折叠内插模数转换器越来越多。基于上述研究背景,本论文对用于超宽带的8位、500MS/s转换速率的高速折叠内插模数转换器进行了设计研究。主要工作如下:(1)研究了高速模数转换器的主要结构类型及其优缺点,并最终选择折叠内插结构来实现所要达到的设计目标。分析了高速ADC设计中面临的主要问题,如低电源电压、静态和动态失调电压、增益带宽积的优化、高速输入信号对参考电压的馈通、时钟抖动、比较器的再生时间以及速度、功耗和芯片面积之间的折衷等等,这些问题的存在使得高速ADC的设计尤为艰巨。(2)详细分析了折叠内插模数转换器的主要组成模块,并探讨了各模块对高速ADC性能的影响及其参数的设计考虑,主要包括折叠内插电路、平均电路、采样保持电路、比较器电路、高低位对不准的问题及其数字校正等等。为了提高模数转换器的速度,必须提高采样保持电路和比较器电路的速度,增加预放大器的带宽;为了减小芯片面积和功耗,必须在折叠率和内插率之间进行折衷;为了改善模数转换器的线性度,可以在预放大器的输出端采用平均技术。(3)对高速折叠内插模数转换器的关键单元进行了电路级设计与优化,包括宽带模拟开关电路、高速采样保持电路、高速比较器电路、带隙电压基准源电路等。提出了一种常VGST低失真、宽带模拟开关电路,该宽带模拟开关的-3dB带宽可达11.67GHz,开启时间为2.98ns,关闭时间为1.35ns。设计了全差分高速采样保持电路,该电路采用开环结构并将后级预放大器的输入电容作为第二级采样保持单元的采样电容,从而有效消除了传统结构中预放大器的输入电容对采样保持电路速度和精度的限制。在500MHz采样频率和249.57MHz输入频率的情况下,所设计的采样保持电路的SFDR为55.7dB,SNDR为52.1891dB,ENOB为8.37位。设计了一种动静混合型高速比较器电路,该比较器在传统动态锁存式比较器结构的基础上,增加了一个小静态电流产生电路,大大减小了比较器从复位向再生状态的过渡时间,提高了比较器的速度。设计了一种新颖的带隙电压基准源电路,该基准源采用简单的负反馈篏位技术代替传统结构中的差分放大器,大大简化了电路结构;在输出端采用了调节型共源共栅结构,保证了高的电源抑制比。仿真结果表明,各关键单元电路均满足了系统性能的要求。(4)采用SMIC 0.18μm 1P6M CMOS工艺,对所设计的高速ADC进行了版图实现。静态特性仿真结果表明,所设计的ADC没有失码,其微分非线性(DNL)最大值为0.47LSB,积分非线性(INL)最大值为0.91LSB。动态特性仿真结果表明,在500MHz采样频率以及241MHz输入信号频率的情况下,电路的信噪失真比(SNDR)可达40.79dB。有效位数(ENOB)的最大值可达7.43位,当输入信号频率为241MHz时,有效位数下降至6.48位。