论文部分内容阅读
逻辑分析仪作为数据域主要测试仪器,在数字系统开发与测试过程中发挥重要作用,尤其是在对类似总线等多条数据线上数据时序关系进行分析时十分有效。近年来,随着数字系统工作频率越来越高,各类总线宽度不断增加,为了能更好的对数字系统进行测试分析,逻辑分析仪所面临的问题是其数据分析速率越来越高,输入通道数也越来越多。随着逻辑分析仪通道数的增多,其通道间的同步性也显得尤为重要,尤其是在对高速数字系统进行数据分析时,逻辑分析仪通道同步性的高低直接影响到测试分析结果。因而在研制高速多通道逻辑分析仪过程中,需针对多通道同