论文部分内容阅读
随着科学技术的发展进步,对扩频通信系统性能的要求也在不断提高。本文设计了一个可以在较低信噪比下可靠工作,抗多普勒频偏的扩频通信系统。完成了基带传输单元设计并进行了计算机仿真验证,最后实现了系统发送端和接收端的FPGA设计。本文主要工作如下:1.完成了扩频系统收发模块的方案设计,对系统中的关键理论进行了推导论证,给出了详细的仿真过程和硬件设计实现流程。2.改进了基于PMF-FFT的同步捕获方法,在芯片中实现了长度为xxxxx的两路复数数据的实时捕获。3.通过建立译码矩阵的行索引和列索引,实现了一种占用资源较少的LDPC软判决译码方法。