论文部分内容阅读
针对雷达信号处理机复杂程度以及雷达信号处理计算量的不断上升,本文以DSP TMS320C6416和FPGA EP2C35F484为核心,研制出一个有效实现雷达中频信号算法的硬件平台,对其中的芯片选型、硬件系统搭建、高速PCB设计及实现等硬件系统设计方面,以及系统调试等问题研究。主要工作如下:1.针对雷达中频信号处理的特点,详细分析了算法实现所需的计算及存储量,以此作为芯片选型的主要依据。2.根据算法分析,选择硬件系统的主要芯片。对TI公司高端DSP芯片TMS320C6416和ALTERA公司的FPGA芯片EP2C35F484的性能与内部结构进行了分析。3.根据系统技术指标,搭建雷达中频信号处理硬件系统,主要包括模数转换电路、存储器扩展、电源管理、时钟系统、外围接口设计等。应用cadence软件进行原理图设计。4.运用现代高速PCB设计技术对整个系统进行PCB设计。对高速PCB设计中遇到的信号完整性问题提出了具体的解决方法。5.对整个系统进行硬件调试,包括电源检测、FPGA与SDRAM数据通信、外围接口进行硬件调试。6.对雷达中频信号预处理算法进行研究,并在FPGA中实现雷达信号检波。综上所述,本文以雷达中频信号处理算法实现为参考,在深入分析雷达信号处理算法实现的基础上,融合现代DSP及FPGA技术、高速PCB设计技术,研发出一款具有高动态性能、实时性很强的雷达中频信号处理硬件系统,为后期实现雷达中频信号处理提供了一个可靠的硬件平台。