论文部分内容阅读
随着人们对数据、语音、图像等大量数据的实时传输需要的巨增,人们对带宽的要求也越来越高,这就推动了处理器和总线速度的不断提升。目前,频率从几百MHz到数GHz的处理器已经随处可见,从133MHz到800MHz频率的数据总线也已经屡见不鲜,而且将来还会有更高速度的器件和更高工作速度的总线出现。但是伴随着数字信号速度的提高,硬件电路设计师们也正在面临一个新的难以解决的问题——互连线的反射、串绕和时延,我们把他们统称为信号完整性问题。这些问题的出现给系统硬件设计带来了更大的挑战,许多从逻辑角度看来正确的设计,如果在实际系统设计中处理不当就会导致整个设计失败。系统己不再像以往设计中仅仅只是支撑电子元器件的平台,而变成了一个高性能的系统结构。专家预测,在未来硬件电路设计开销方面,逻辑功能设计的开销将大为缩减,而与高速设计相关的开销将占到总开销的80%甚至更多,高速互连设计已经成为系统设计能否成功的主导因素。本文基于信号完整性基本理论,对串扰、反射,以及为解决这两个问题而带来的新问题——时延,进行分析,并讨论了相应问题的解决方法。在此基础上,我们针对自行研发的视频解码系统,应用高速系统的信号完整性设计流程进行系统分析与设计。首先,我们应用了Cadence公司PSD15.1和Hyperlynx公司的Hyperlynx 7这两款软件,对整体系统的特性参数进行优化选择,制定了整个系统的参数基准(70Ω传输线,非传统50Ω),为整个系统的研究提供了方便。其次,我们通过仔细研究和软件仿真,确定了适合于本系统的拓扑结构,找出了反射和串扰的解决方法。再次,在解决了反射和串绕的问题后,又引入了新的信号完整性问题——信号的时延,对此我们应用Hyperlnx软件和相应器件生产商提供的IBIS文件对时延仿真分析,最后确定了整个系统的约束条件。由仿真和分析的结果制定相关布局、布线规则约束系统设计,而在最后我们也对系统进行仿真验证,达到良好的设计效果,缩短了硬件设计的开发周期,也进一步证明了高速系统设计的仿真分析和设计方法的重要性。