论文部分内容阅读
本文对10-Bit 200-MHz流水线结构模数转换器设计进行了探讨。本研究完成了10比特200Mnz采样频率的流水线式模数转换器的设计与实现,讨论了高速流水线结构所采用的相关技术,影响模数转换器性能的主要因素,以及相对于中低速模数转换器其设计实现上的难点。该模数转换器芯片采用SMIC的0.13μm,2.5V,1P8M mixed-signal CMOS工艺实现,有效面积为1.2×1.4mm<2>,核心功耗为125mW。在SS工艺comer下,温度为25度时,输入信号奈奎斯特频率,200MHz采样时钟频率ADC的动态仿真结果为信噪失真比(SNDR)57dB@99MHz,无杂散动态范围(SFDR)62dB@99MHz,低频输入信号下动态仿真结果为SNDR 58.4dB@10MHz,SFDR64.1dB@10MHz。