论文部分内容阅读
高性能频率源是雷达、通信等电子设备的心脏。现代微波频率源一般采用频率综合技术实现,也称为频率综合器或频综。雷达、电子对抗、通信等技术的发展,对频率综合器提出了越来越高的要求。本文深入研究了DDS(直接数字频率综合)和PLL(锁相环频率综合)频综技术的特点及基本理论,将微波频率综合技术应用到微波低相噪低杂散捷变频频综模块、微波捷变频频综模拟器、L波段锁相信号源三个项目中。实验结果表明,本文设计的微波频率综合器在杂散抑制、相位噪声、捷变频时间、频率过渡时间等指标上都实现了比已有文献报道中采用类似方案的频综更高的指标。首先,在微波低相噪低杂散捷变频频综模块项目中,由于对杂散抑制、相位噪声、捷变频时间、频率过渡时间等指标都提出了较高的要求,且要求捷变频输出与外同步信号精确同步。本文分析比较了几种常见频综方案的优缺点,其中,通过实验对“PLL环内下变频锁相”频综方案中的交调杂散做了分析,发现它在部分频点会出现较多交调杂散,不能满足本项目的要求。最终,本文采用了“双路DDS激励PLL,两路ping-pong切换输出,再上变频”的方案。实验表明,这种方案在杂散抑制、相位噪声、捷变频时间、频率过渡时间等指标上都实现了比已有文献报道中采用类似方案的频综更高的指标。同时,在加入延时程序和电路设计后,可以实现捷变频输出与外同步信号的精确同步。其次,在微波捷变频频综模拟器项目中,本文使用了DDS、PLL、DS(直接频率综合)等技术,综合出捷变频周期可控的信号,满足信号源分析仪对微波捷变频信号捷变频过程的检测和演示。最后,在L波段锁相信号源项目中,本文主要研究了微波频综电路设计的特点以及PLL频综电路的设计与调试。本文研究的三个项目涉及了DDS捷变频及杂散抑制、PLL低相噪锁相、DS频综、单片机控制、高速高隔离微波开关、滤波器设计与调试、时序同步、微波频综整体设计等等。本文对以上技术都进行了详细深入的理论分析和实验研究,并总结了相关经验,为微波频率综合技术的进一步应用提供了借鉴。