论文部分内容阅读
随着半导体器件特征尺寸的逐渐减小,集成电路集成度不断提高,由半导体器件作为基础单元的系统和电路设备的应用范围越来越广。但在电路性能因集成度提高而逐步提升的同时,器件和电路也更加容易受到强电磁脉冲等外界因素的影响。每年受强电磁脉冲影响造成的经济损失有增无减,故研究强电磁脉冲对半导体器件的敏感区域和损伤机理具有十分重要的意义。本文利用Sentaurus TCAD器件仿真软件,建立了三维MOSFET器件对其进行了在电磁脉冲EMP(Electromagnetic Pulse)和高功率微波HPM(High Power Microwave)环境下的瞬态仿真。利用三维结构的优势,从不同角度观察器件内部电场电流和温度分布情况,找到了在强电磁脉冲作用下器件内部的敏感位置并分析了其内部机理。通过仿真得到的结果进行分析表明:当EMP信号从器件漏端注入时,MOS管漏端PN结空间电荷区附近的电场强度最为密集,大电流主要集中在源漏和栅正下方沟道处,故器件内部最易因热量积聚而发生损伤失效的区域位于器件漏极的PN结附近。此外,在相同条件下,小尺寸器件因其自身结构更紧凑、热量不易扩散等特点导致更容易受到EMP注入的影响而发生热损毁失效。在HPM环境中,由于注入信号频率过高,在上一个周期产生的热量无法在下一个周期到来前完全扩散,热量不断的积累最终导致器件源漏PN结附近局部温度过高而发生热损毁的现象,并且由于信号从漏端注入所以在漏端发生失效的概率要大于源端。此外,与EMP注入时类似,在相同条件下小尺寸器件内部的热量更容易积累而失效。通过三视图观察分析,在热损毁失效点附近的热量以椭球形态向外分布,而采用轻掺杂漏的结构能够有效防止PN结弯曲处的电场积聚从而在一定程度上使局部温度不易过高从而实现加固器件的目的。最后,通过器件级别和系统级别两个方面提出了加固器件的方法。本文对MOS器件强电磁脉冲作用下的损伤位置和机理进行了研究分析,为之后研究强电磁脉冲对器件的影响奠定了理论基础。