论文部分内容阅读
随着语音技术应用的发展,语音信号数字处理的实时性要求越来越突出。这就要求在系统设计中,对系统的硬件环境要求更高。随着语音处理算法的日益复杂,用普通处理器对语音信号进行实时处理,己经不能满足需要。专用语音信号处理芯片能解决实时性的要求,同时对器件的资源要求也是最低的。本文利用新一代可编制逻辑器件在数字信号处理领域的优势,对语音信号低码率编码的FPGA实现进行了深入研究。第一章综述了低码率语音编码的现状,然后在第二章对LPC的声码器的编解码原理进行了较为详细的分析,并对其不足之处进行了一些分析,在此基础上,对LPC-10声码器进行了仿真,得到了处理过后的数据。最后,通过使用残差激励代替周期脉冲—随机噪声二元激励,让合成语音的质量得到了一定的提升。第三章对电子系统的设计趋势进行了分析,指出了FPGA是未来电子设计主流实现手段。然后对可编程逻辑器件的内部结构进行了介绍,接着详细讨论了EDA设计流程的内容。最后对关系设计电路性能的的静态时序分析进行了详细分析,以及对异步时钟域间的数据同步问题给出了解决方案。在第四章用硬件实现了自相关、舒尔递推、离散余弦变换等关键模块。最后对低码率编码的后续工作给出了一些参考意见。