论文部分内容阅读
阵列雷达在国防中的应用无处不在,它的发展对于一个国家的军事实力有着深远的影响。而数字接收机作为阵列雷达中必不可少的一部分,它的性能往往决定了阵列雷达的性能。为了能用一个简单有效的方法实现对阵列雷达数字接收机的性能进行评估,本文设计了一个对A/D变换器的相关指标进行测试的测试系统,从而达到对阵列雷达数字接收机的相关性能进行间接测试的目的。整个测试系统是由硬件和软件两部分构成,硬件系统负责数据的采集、存储以及传输;软件系统负责各种功能的实现,包括硬件检测、硬件自检、配置参数和数据传输。为了满足测试系统的需求,一方面对硬件方案中的主要模块进行了论证,另一方面提出了软件方案的整体架构,同时对硬件与软件之间的交互作了简要的说明。硬件系统需要将ADC过后的差分数据通过SN65LVDS386芯片转换成单端数据输入到FPGA,然后采用两片1M*16bit的SRAM完成对两路ADC数据的缓存,最后将数据通过USB2.0接口上传到计算机中。软件系统分为FPGA逻辑设计和USB程序设计两个部分。在设计完FPGA逻辑的主体框架后,对其中的主要功能模块作了详细说明,涵盖了采集模块、SRAM存储模块、通道选择模块、USB传输模块、自检模块和总体控制模块等逻辑设计。USB程序设计部分又分为固件程序设计和功能程序设计,本文除了阐述了固件程序的每个步骤,还对系统所需的功能函数的流程作了介绍。最后对系统的功能进行了验证,并给出了相应的验证结果,同时在与上级板卡联调测试后给出了测试结果,验证结果显示了系统功能的正确性,而测试结果表明测试系统符合预期期望,完成了对A/D指标的测试。