论文部分内容阅读
集成电路制造是一门以微电子学为基础、涉及众多领域的新兴交叉学科。如何有效地对上千道复杂工序进行整合与优化,从而保证集成电路芯片的顺利生产是一个学术价值与市场价值兼备的课题。 本论文提出“利用模型指导整合与优化”的新理念,并以此为指导,结合实际生产中碰到的问题,对先进分栅闪存器件集成制造的生产工艺改进与器件性能改善进行了系统研究。 论文首先创立了“浮栅动态擦除方程”来描述器件的动态擦除特性,并通过解方程得到了“浮栅电位”的解析表达式。由于表达式中包含的器件结构参数可以通过实际测量与合理近似得到,因此浮栅电位能够通过计算确定。由此,论文建立起一个将器件结构参数与器件性能紧密联系在一起的实用双栅器件模型,并利用该模型对器件擦除后器件特性的模拟与实测数据的比较对模型进行了验证。 在利用模型指导生产工艺改进方面,论文首先利用实用双栅器件模型分析了隧穿薄膜厚度波动对于器件性能的影响。在对ISSG退火工艺的薄膜生长特性进行充分研究的基础上,利用其可控补偿生长特性实现了隧穿薄膜退火过程中的平坦化。此外,论文还通过器件模型对“隧穿薄膜N2O退火工艺”进行了研究,并利用“N2O退火工艺加后续热处理”的方法优化了掺杂氮元素在隧穿薄膜中的浓度与分布,在改善器件耐久性能的同时保证了产品良率不受影响。 在利用模型指导器件性能改善方面,论文首先对“浮栅耗尽效应”进行了研究。在分析得到浮栅耗尽效应对于器件特性的影响之后,“浮栅末端反型掺杂”技术被用来优化器件擦除后读取状态下耗尽浮栅的电势分布。实验数据显示,这项技术可以在不影响器件编程性能的前提下实现器件擦除性能的改善。此外,论文还研究了器件尺寸缩小带来的器件性能退化问题。器件模型指出器件性能的退化主要受到耦合系数增加的影响。实验结果显示,“耦合氧化层氮掺杂”工艺可以很好地抑制器