论文部分内容阅读
在电子侦察中,需要对通信信号进行搜索、捕获、参数估计、调制识别,解调等工作。由于电子侦察中的信号通常处于被动接收状态,并具有宽频带、多调制方式、多信号、同步序列未知等特点,电子侦察往往采用宽带接收机,进行高速率的采样以适应不同的码率及调制方式,其后的解调过程需要采用较复杂的信号处理方式。因此电子侦察的实现对信号处理系统的处理能力提出了较高要求,同时为达到实时性,还要求信号处理系统具有多任务并行处理能力。本文基于对电子侦察中信号处理技术的分析,设计了高速数字信号处理板的硬件方案。该方案采用了高性能并行DSP处理器+大容量FPGA逻辑器件进行信号处理,并具有高速AD接口、大容量数据存储和高速数据传输能力。本文选用四片目前性能最好的浮点DSP处理器ADSP TS201S,并采用外部总线和链路口混合数据耦合的方式构成了信号处理板的核心——并行DSP处理器模块。本文完成了整个信号处理板的硬件设计以及用FPGA实现了频率测量算法。本文设计了一种新的基于FPGA实现的函数逼近方法,将其用于频率测量算法的硬件实现时,可以有效的提高运算速度,并减少占用的硬件资源。本文主要工作如下:1.分析电子侦察中的信号处理技术,结合高速数字信号处理的特点,完成了高速数字信号处理硬件板的方案设计。2.完成了高速数字信号处理硬件板的各部分电路设计。这其中包括混合耦合模型下的并行DSP处理器主体及外围电路设计方案,FPGA的高速数字接口模块设计,高速AD接口设计,DSP的底层程序设计,USB接口、固件程序、驱动程序、上位机程序的设计,系统电路板原理图和PCB图的设计和仿真;3.完成了整个硬件系统的调试与测试,各部分指标满足系统设计要求。4、分析了基于相位差的单频信号频率估计算法,设计了一种新的基于FPGA实现的函数逼近方法,并将其用于单频信号频率估计算法的FPGA实现。