应用于CMOS图像传感器芯片的模数转换器研究与设计

来源 :浙江大学 | 被引量 : 0次 | 上传用户:carefreebeet
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
由于CMOS图像传感器(CIS)在工艺和图像质量上的快速发展,近年来取代了电荷耦合型探测器(CCD)成为市场主流。典型的CMOS图像传感器主要包括像素阵列、行选通控制、列模数转换器(ADC)以及数字接口。其中,列ADC是决定CIS帧频和分辨率的关键模块。为此,本文通过研究模数转换器技术,设计了一款应用于空间探测领域成像光谱仪的CIS芯片。该芯片基于列平行的逐次逼近ADC(SARADC)实现,设计目标为14位精度,最高采样速率为600KSps,输入电压范围为0.8~2 V。论文首先介绍了 CMOS图像传感器的发展历史和背景知识,通过对比分析不同列ADC架构的优缺点及发展现状,在理论上证明多电压基准的SARADC架构的可行性。设计的列ADC采用单端输入的四电压基准的电容数模转换器(DAC)结构,模块电路包括输入缓冲器、7位电容DAC,比较器以及SAR逻辑,使用SMIC0.18μm 3.3V混合信号工艺实现。为保证ADC的精度,本文提出了 一种新颖的前端数字校正方案对片上基准电压进行自校准,简化了电路的应用,同时降低了面积和成本。仿真结果表明,经过优化设计的列SARADC符合设计目标,积分非线性(INL)和差分非线性(DNL)均在0.5 LSB以内。同时基准电压自校正功能通过验证,校准误差小于0.22 LSB。由此证明了应用于CMOS图像传感器的四电压基准SARADC方案的可行性。版图设计也已完成,列ADC的版图面积为50μm×2271 μm。芯片经过流片封装和测试,功能良好,基本参数满足设计要求。在500 KSps的采样速率下,根据静态指标结果显示列ADC的有效位数为10~11位。芯片在帧频为271fps的工作条件下成像正常。
其他文献
随着世界贸易一体化的逐渐推进,中国陶瓷产品登上世界舞台,成为国际市场上的宠儿。但是,陶瓷产品的翻译在传递商品信息,推广陶瓷产品方面存在很多不足。一方面中西方思维模式
随着网络通信技术的不断发展,由于多传感器观测通常会削减估计的不确定性,现代防御观测系统逐渐向多基地化和网络化发展。在多传感器观测系统中,如何进行数据融合是一个十分
就生存法则而言,战争是一种不择手段来消灭对方而保存自身的手段。在战争中引入伦理,意味着为战争制定一种伦理以规制血腥的杀戮。格劳秀斯以其深厚的法学背景和天才般的想象
谈到便携式设备,电源适配器一直是个麻烦.它们的大小、能效水平和功率输出不足在某种程度上削弱了它们所支持的设备外形的持续减小,从而影响了可携性.
随着芯片设计的集成度日益增高,片上系统(SoC:SystemonChip)越发广泛应用在许多领域。在一个成熟的SoC中,其中有些部分处理模拟信号,而另一些部分处理数字信号,这就意味着两
格陵兰被视为全球暖化的核心地带。今年夏天,覆盖该岛的巨大冰帽几乎全部融化,令很多科学家震惊。全球变暖融开了北冰洋航道,全球将目光投向格陵兰下面蕴藏的矿产资源。然而,
伴随着科技的日新月异,为满足超快激光和光通信技术的迭代更替,在寻找符合技术需求的产品上一直是技术发展的瓶颈。光学器件中,具备诸如非线性滤波、被动锁模及调Q特性的二维
随着科技水平的不断提高、电子元器件的更新迭代,当今社会对智能化的社会要求越来越高,结合人工智能技术的前沿摄像头也越来越多,技术水平的提高不仅便利了人们的日常生活,还
中国经济或将开启一种新的'生活方式':在资产泡沫中选择,在产业创新中成长上周六聚餐,科创板周一即将开盘成为话题。我说200倍市盈率的股票要来了,人们将信将疑。谜