论文部分内容阅读
在数字技术的推动下,视频设备市场已经进入从模拟设备向数字设备的转型期,由此引发了巨大的市场需求,其市场价值更是以千亿元计算,市场潜力不可估量。高清晰度电视的研究一直是近几年的研究热点,它直接关系到国内电视市场的发展走向,然而,高清电视系统中的核心器件视频解码芯片,目前绝大多数仍依赖国外进口。H.264/AVC标准以其更高的压缩效率和良好的网络适应性,成为了目前主流数字电视标准之一,具有非常广泛的应用领域和极为开阔的市场前景。本文在深入研究H.264/AVC视频编解码标准的基础上,设计实现了支持H.264/AVC标准的视频解码器,能够满足H.264/AVC主要档次720p格式的实时解码要求。论文对H.264/AVC视频解码系统的设计实现进行了较为全面、系统的分析和研究,同时还阐述了硬件的功能原型验证和多模复用结构等内容。主要内容有:研究了H.264/AVC视频压缩标准的编解码原理,并在结构、流程、算法上做了详细的分析;讨论了基于SoC系统的H.264/AVC硬件解码器的设计策略和实现方法,主要完成了几个关键模块的设计实现;介绍了软硬件协同验证原理、基于ADSP-BF537的多媒体验证平台和基于该平台的功能原型验证;对H.264硬件解码器进行了扩展性的研究,分析多模解码器的复用结构,并探讨了H.264解码多模功能扩展的可能性和实现方案,以满足支持多种标准(包括H.264/AVC标准)的解码芯片的低成本设计要求。H.264解码SoC芯片的硬件部分由Verilog HDL描述实现,且解码器IP核已经通过了FPGA功能原型验证,工作频率最高可以达到53MHz。