论文部分内容阅读
互联网的出现和不断发展为现代通讯带来巨大变革。T1、E1接入技术最初被用来进行语音通讯,目前,主要用于承载多路语音、视频、数据等信息传输,并广泛地应用于接入网络的数据业务中。线接口成帧器芯片是T1、E1接入技术的关键技术之一。随着通讯事业的迅速发展,T1、E1接入技术的广泛使用,市场对线接口成帧器芯片的需求越来越大;研究设计线接口成帧器芯片,提高集成通路数目和帧同步速率,具有重要的应用价值和巨大的市场前景。本文首先研究了E1/T1线接口成帧器的工作原理,以及ITU-T G.704和ITU-T G.706等通讯协议。对E1/T1的关键技术,如各种帧格式的同步、各种告警方式、信令信息提取的实现方式等进行了研究。在此基础上实现了一款符合ITU-T G.704和ITU-T G.706协议要求的成帧器。论文主要对T1成帧器部分的快速定帧进行了详细的研究,设计了一种新的结构,采用了搜索状态机,状态存储器和读写地址产生器的架构,利用了较小的存储器,减小了装置的实现面积,加快了T1帧同步的速度。整个电路的实现利用Verilog硬件描述语言来实现,并对所设计的E1/T1成帧器进行了功能仿真和FPGA验证,结果表明所设计的成帧器能够正确快速的提取帧头、实现定帧,并正确的实现了告警、信令提取等附加功能。最后,论文采用中芯国际SMIC 0.13um CMOS工艺库,使用Synopsys公司综合工具Design Compiler对成帧器进行综合,综合面积为319590.375um2,折合大约29118门,工作频率最大为65.536MHz,样片测试结果的正确性进一步证明了本设计的正确性和可行性。