论文部分内容阅读
军用数据总线标准MIL-STD-1553B是国际广泛采用的一种集中控制、命令/响应、时分制的多路串行总线标准。因其具有可靠性及灵活性高的优势,被广泛应用于航空航天等军事领域中。然而,随着 1553B 总线应用系统性能的提高,对 1553B 协议处理的智能化、处理速度、可靠性、灵活性也提出了更高的要求。
因此,本设计从SOPC(System on Programmable Chip)技术出发,对 1553B IP 核进行设计,并利用 Altera 公司的 Nios Ⅱ嵌入式微处理器对1553B总线接口进行智能控制。使得该IP (Intellectual Proterty) 核在降低宿主机CPU占用率的同时可以完成1553B协议接口的主要功能,即通过配置能够在BC/RT/MT三种模式之间进行任意转换,使总线能够在异步、半双工、集中控制、命令/响应、时分方式下以10Mb/s的速度进行数据的传输。同时,将已有的PCI局部总线控制器核与Avalon总线相连,使1553B总线接口成为PCI总线的一个目标设备,从而完成与宿主机的高带宽数据交换。