论文部分内容阅读
通用数字调制器的能够在同一个平台上实现不同的数字调制方式,因而应用比较广泛。实现通用数字调制器的方法有很多,应用DDS技术是其中的一种,DDS具有非常快的频率转换时间(一般在几十ns量级)、极高的频率分辨率(可以达到微Hz级)、低的相位噪声以及能够做到在频率捷变时相位连续等优点。在本文通用数字调制器的设计时,我们采取的是用CORDIC算法的实时计算来替代正弦查询表实现DDS中相位幅度的转换,以克服DDS中使用ROM表时产生的相位截断误差。本文首先介绍了课题研究背景和国内外对于DDS和CORDIC算法的研究状况,然后就实现数字调制器需要的理论基础进行了介绍,其次分析了CORDIC算法的原理、结构和误差,提出了通用数字调制器的设计,并进行了仿真,最后在FPGA中实现了这一数字调制器。