论文部分内容阅读
提高功放线性度最简单的方法就是通过削减输出功率来使功放工作在线性区(即回退技术);该方法虽然简单有效,但却严重降低了功放的效率。相比回退、前馈和负反馈等技术而言,基于记忆多项式的数字预失真技术因具有适应性强、成本低、频带宽和动态范围广等优点,现已成为解决功放线性化问题最有效的方法之一。由于延时估计偏差通常会严重影响数字预失真系统的预失真效果,所以必须精确计算输入信号与反馈信号两者之间的延时,从而确保预失真算法收敛。本文在阐述理论部分时,结合实验结果对其进行讲解;首先对功放的非线性特征进行了详细介绍,接着分析讨论了功放非线性对信号星座图的影响及其对信号功率频谱的影响,并推导证明了功放模型与预失真器模型之间的关系,然后具体分析论述了信号峰值功率和平均功率对功放模型的影响,以及预失真器对输入信号峰均比的影响。本文的预失真参数提取算法采用QRD-LS算法,且利用Givens变换法进行QR分解,并提供了部分Maltab源代码以供参考;同时,本文在别人的基础上,提出了一种改进的延时估计算法,该算法基于互相关函数法,通过加入最大值查询算法,并结合数字差分器的使用,不仅大大减少了计算量,而且进一步提高了延时估计的准确性。先通过Matlab对该算法进行仿真验证,然后将Matlab语言转化为Verilog语言在FPGA开发工具ISE中设计实现,最后用Modelsim成功验证了该算法;同时本文也提供了延时估计算法的Matlab源代码以及算法在FPGA实现时的设计思路和方法。本文详细介绍了基带数字预失真系统的组建和工作原理以及三大硬件模块:FPGA开发板模块、Doherty功放模块和模拟上、下变频模块;并详细论述了数字预失真技术中包括:LTE信号的产生,数字上、下变频技术和信号的采集、存储、读取技术等关键技术的设计过程,并指出了其中的设计关键;最后将验证成功过后的延时估计算法加入到数字预失真系统中进行联调。测试结果表明:对于带宽为5MHz的LTE信号而言,加入数字预失真(DPD)后,功放上、下通道输出信号的ACPR要比没加情况下的ACPR分别改善13.47dBc和12.91dBc。