论文部分内容阅读
本文在简要介绍了Cradle公司的并行多处理器CT3400的内部结构、功能的基础上,分析了H.263视频解码系统的实现流程,并结合CT3400的并行处理结构的特点,提出了适合CT3400的解码模块划分以及如何解决并行处理带来的缓存控制问题。此外针对CT3400localmemory较小的特点,对VLD算法进行了优化,提出了适合DSP的解码算法,随后对系统调试过程中遇到的相关问题及解决方法进行了分析。实际测试结果解码满足实时要求,证明本文的方案是可行的。给出了基于并行多处理器CT3400的H.263解码系统需要进一步完善和改进的方面。