标准CMOS数字工艺下高性能时钟技术的研究

来源 :中国科学院计算技术研究所 | 被引量 : 0次 | 上传用户:xie_e
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文的研究主题是利用标准CMOS数字工艺,在混合信号系统级芯片(SoC)环境中,研究用于高速信号传输的时钟生成和恢复技术。随着半导体工艺的不断进步,单个芯片上集成的晶体管数目不断增加,实现的功能越来越复杂,对带宽的需求也在不断增长。不断提高的信号传输速率意味着可以利用的时序裕量越来越小,这对时钟生成和恢复电路都提出了更高的要求。   现代半导体工艺进步都是由数字电路应用需求驱动的,对于高性能模拟电路的设计并无助益;相反不断下降的电源电压和越来越严重的工艺波动给设计低功耗的高性能模拟电路带来了巨大挑战。在本文中详细的分析了随着工艺进步,工艺电源温度波动(PVT Variation)对设计高性能时钟电路的影响。   论文中设计了一个对工艺温度电源变化不敏感的锁相环,该锁相环采用自适应技术和校准技术在很大程度上减弱了PVT变化对电路的影响。该电路用65nm工艺流片并且测试,测试结果验证了设计的正确性和有效性。同时在该论文中还详细分析了注入锁定振荡器的特性,尤其是自由振荡频率与注入信号频率偏差对输出信号相对注入信号相位的影响,并且在此基础上提出了一种利用数字控制环形注入锁定振荡器的时钟恢复电路,该技术相对传统的锁相环加相位插值技术在功耗和面积上都有优势,并且能提供很宽的抖动追踪带宽。我们提出了一种校准技术可以对时钟恢复电路的抖动追踪带宽进行编程和校准,以提高电路在PVT变化情况下的工作性能。该电路可以用于高性能处理器的高速源同步结构接口。
其他文献
自然语言问答系统是自然语言处理领域的一个经典且富有挑战的任务,也是人工智能的一个重要应用方向。因此,解决自然语言问答中的一些瓶颈问题是相关领域当下的研究热点之一。基
顶点覆盖问题是图论中的经典组合优化问题。已被证明是NP完备的,具有较高的计算复杂性。本文主要研究无权图与加权图的最大独立集,目的是为了求解最小加权顶点覆盖。论文主要
现代物流支撑着社会经济的发展,作为国民经济规划的重点发展产业,越来越受到各级政府、科研机构、企业及相关单位的重视。随着现代物流理念的不断发展、物流企业管理经验的逐步
学位
构件库系统技术是目前国内外软件工程研究领域的重点和热点,国内各院校及企业也都逐渐认识到软件构件技术的重要性,基于这方面的研究较多。构件库是支持大量构件的描述、存储、
无线自组网是一种不依赖固定基础设施的通信网络,因其拓扑结构动态变化和节点资源受限,故容易受到安全威胁。传统的基于密码体系的机制主要用于抵抗网络外部攻击,无法有效解
随着Internet技术和网络业务的飞速发展,用户对网络资源的需求空前增长,网络也变得越来越复杂。越来越多的网络应用程序需要了解网络延迟、带宽、吞吐率等网络性能参数,以支持不
无线个域网(WPAN)定位于短距离无线通信应用,其可以使用的通信协议有多种,分别应用在不同的场合。IEEE802.15.4协议是无线个域网中使用的一种标准,自推出以来,它就被广泛认为
OGNL是一种功能强大的对象图形导航语言,通过它简单一致的表达式语法,可以存取Java对象的属性,调用对象的方法,遍历对象的结构,实现值类型的自动转化。现已被广泛应用到各类Java应
软件体系结构(software architecture)作为软件系统的高层抽象,对于控制软件复杂性、提高软件系统质量、支持软件开发和复用起到关键作用。软件体系结构设计需要跨越从需求到实
学位
IPv6将是下一代互联网的核心技术,IPv6路由器的研究与应用水平将决定IPv6网络发展的进程。目前IPv6路由器尚未开始大规模商用,但是很多路由器厂商都已经开始研发支持IPv6功能的
学位