论文部分内容阅读
随着中国高速铁路的快速发展,人们在获得便利的同时,对铁路行车安全、舒适度和平稳性的关注愈来愈强。轨道不平顺是机车轮轨耦合系统的激励源,是引起机车车辆振动和轮轨作用力的主要原因。轨检移变数字滤波器的研究是不平顺信号处理系统和车辆轨道耦合系统安全性、平稳性研究的重要组成部分。 世界各国,如德国、美国、日本、法国等在轨道不平顺信号检测系统中研制了各具特色的轨检移变数字滤波器。根据我国铁路运行的现状,在引进吸收国外检测技术的基础上,我国设计了先进的GJ-5型轨道检查车,其轨道不平顺信号处理系统为模拟—数字级联混合处理系统。本文针对混合处理系统中模拟抗混叠滤波器的结构和特性,研究了相应的移变数字滤波器算法,并对该算法进行软硬件仿真研究,对比分析了FPGA实现算法的正确性和可行性。 基于轨检移变数字滤波器原理,论文首先介绍了数字滤波器的设计基础、FPGA开发平台、设计方法,设计流程,并简要分析了轨道不平顺检测原理,包括轨道不平顺检测方法、检测模式和总体检测方案等。由此引出轨检移变数字滤波器在轨道不平顺信号处理系统中的作用,同时详细介绍了移变滤波器算法的推导过程。针对所设计的滤波器阶数低、系数个数少的特点,本文选取并行滤波器结构,将轨检移变滤波器划分为时钟控制模块、移位输入模块、权系数更新模块、乘法器模块以及并行累加输出模块五个基本模块,完成移变滤波器算法的FPGA实现。 论文最后,针对轨检移变滤波器算法的研究,分别利用MATLAB软件和FPGA硬件实现算法,对移变滤波器软硬件设计结果进行仿真对比分析,验证了FPGA实现轨检移变滤波器算法的正确性和可靠性。