论文部分内容阅读
星载电子标准化总线接口是实现快速响应空间的前提,对未来的太空探索及情报收集具有战略意义。提高对战争的反应速度,是未来战争制胜的关键之一。保证快速反应卫星的快速设计、快速制造、快速测试和快速发射、部署等是非常重要的。实现星载电子总线接口的标准化是目前许多国家研究的热点。本文主要设计了标准化总线接口的底层通信模块,利用FPGA实现了底层模块的基本功能。主要完成了以下工作:首先,通过分析制定的标准化总线协议,确定合理的设计方案,并选择合适的总线收发器。低速通道收发器采用RS485芯片,高速100Mbps通道采用M-LVDS芯片作为收发器;其次,底层模块采用自顶向下的设计方法,将其分为若干子模块分别进行设计,提高了设计效率和设计的灵活性,缩短了设计时间,提高了系统性能与通用性,有利于同接口的其它模块联合,发现错误时也容易修改。主要的子模块包括发送模块、接收模块、组帧解帧模块、8b/10b编解码模块;再次,介绍了时钟数据恢复的基本原理及相关问题,对锁相环(PLL)以及数字延迟锁相环(DLL)的基本工作原理进行阐述。选用过采样方法,通过FPGA内部的时钟管理模块产生两相时钟作为采样时钟,实现数据恢复功能;最后通过综合测试系统对设计的模块进行验证。通过验证表明本文提出的标准化总线接口的底层模块设计方案是合理有效的,可以实现标准化总线接口的基本功能。