论文部分内容阅读
为实现横向功率器件的高耐压和低导通电阻特性,本文提出了一种新型结型场板技术。结型场板技术不仅保持了传统阻性场板在调制器件表面电场方面的优势,而且解决了阻性场板泄漏电流大的问题,对器件静态电学性能的提高具有非常大的作用。本文将结型场板技术应用在LDMOS上,提出了两种新的LDMOS器件。1.一种具有结型场板的REBULF(REduced BULk Field)LDMOS。本文将新型结型场板技术和REBULF技术应用于具有薄外延导电层的高压LDMOS上,提出了JFP-REBULF(Junction Field Plate-Partial N-buried layer)LDMOS结构。结型场板不仅可以调节功率器件的表面电场,还能与漂移区形成MIS结构,辅助耗尽漂移区,增加漂移区掺杂浓度。REBULF技术在衬底内引入了一个纵向的PN结,可扩展衬底纵向耗尽深度,提高器件的纵向耐压。在两种技术的共同作用下,JFPREBULF LDMOS在耐压达到740V的同时,比导通电阻可以低至67.3 mΩ·cm2。相对于传统同尺寸的具有一阶金属场板的LDMOS来说,耐压提高了67.4%,比导通电阻降低了45.7%。本文还根据与我们合作的生产线的工艺条件设计了JFPREBULF LDMOS的工艺流程,并制作了版图。2.一种具有结型场板的LDMOS。考虑到有些应用情况下可以使用电阻率高的硅衬底,纵向耐压不再是薄外延层功率器件的“短板”,本文提出了JFP LDMOS。结型场板在提高器件的耐压的同时还大大地降低了器件的导通电阻。器件的纵向耐压则基本上都由具有低掺杂浓度的衬底承担。与JFP-REBULF LDMOS相比,JFP LDMOS无需制作部分N埋层结构,简化了制造工艺并降低了成本。经过仿真优化设计器件参数获得JFP LDMOS的耐压为679V,比导通电阻为62.4mΩ?cm2,相对于传统的具有一阶金属场板的LDMOS,耐压提高了26.7%,比导通电阻降低了66.4%。最后,本文给出了这种器件的工艺步骤。