论文部分内容阅读
模数转换器(Analog-to-Digital Converter, ADC)是将模拟信号转换成数字信号的电子系统,在无线通讯、航空航天、医疗等领域有广泛的应用。在这些系统中,为降低成本,模数转换器常与其它数字电路集成到同一硅片上,组成片上系统(System-on-Chip,SOC)。作为模拟世界和数字世界之间桥梁的模数转换器,已经是SOC中不可或缺的部分。而随着片上系统广泛应用和半导体CMOS工艺的进步,要求片上系统中的模拟电路如ADC等和数字电路使用相同大小的电源电压,进一步降低SOC的成本。以现代通信和消费类电子产品为代表的手持设备应用发展,不但推动了高速、高精度ADC的发展,而且对芯片的功耗也提出了更为苛刻的要求。高速高精度的实现往往需要以增加功耗和面积为代价,因此在ADC具有高速高精度特性的同时,降低功耗是目前研究的热点领域。本论文深入研究了应用于数字视频和数字通讯等领域的低功耗、高精度流水线ADC,提出了一种采用运放共享技术的无采样保持电路前端架构,提出了一种新的数字后台校正算法,完成了两款流水线ADC的设计,并完成其中一款流水线ADC的流片和测试工作。本论文的主要成果和研究工作包括:1.详细分析了流水线ADC传统无采样保持运放前端架构中存在的孔径误差等非理想因素,提出了一种新的将采样保持电路与首级余量增益电路(SMDAC)合并的前端架构。使ADC电路系统在消除孔径误差的同时,无需复位时钟,系统功耗也得到了进一步降低。2.为实现ADC低功耗设计,在采用级间运放共享和逐级缩减等技术同时,提出采用数控方法控制运放偏置电流,可使ADC在不同应用场合进一步降低功耗。为消除传统级间运放共享引入的记忆效应影响,提出了采用偏置与输入轮换技术。3.针对影响ADC速度和精度的采样开关,提出了一种对称型栅压自举开关电路,削弱了采样开关电荷注入效应的影响,进一步改善了采样的线性度。4.研究了流水线ADC的数字后台校正技术,提出了一种新的适用于每级多比特结构流水线ADC的信号相关抖动校正算法。该算法可对运放有限增益和电容失配等非理想因素造成的误差在数字域内进行校正,使用该算法达到13-bit测量精度所要求的采样点为6224个,所需校正时间仅为1.34秒。该算法无需复杂运算,具有实现电路结构简单,系统工作速度快,节省芯片面积等优点,能有效提高流水线ADC系统的性能。