论文部分内容阅读
HSUPA是3GGP在R6阶段推出的针对上行链路性能增强技术。HSUPA通过利用Node B快速调度技术、HARQ技术、更短的TTI等技术,使得其与R99相比,系统容量提升了50%~70%,终端用户数据业务呼叫延时减少了20%~55%,用户数据业务吞吐量增加了大约50%。无线业务量的巨增给RNC用户面单板的性能带来的很大的挑战。本文主要研究利用FPGA来加速HSUPARNC用户面处理。本文给出了HSUPA RNC用户平面FPGA加速设计总体框架设计。详细研究了设计中的存储管理和FP帧的解帧。RNC的用户平面协议处理时,FPGA片内Block RAM和分布式RAM都有限,无法将大量用户的上行缓冲数据在片内RAM缓冲,只能在外挂存储单元中进行缓冲存储。本文给出了对外挂存储单元管理的优化和外挂存储单元的快速动态分配设计。通过对存储管理的优化,使得FPGA各模块的处理速度得到提升。对于FP解帧方面,本文给出了FP解帧的FPGA具体设计方案,并通过性能分析和仿真测试,证明方案的可行性。未来4G和5G网络中,协议的FPGA加速同样是必不可少的,尤其是1Gbps以上的eNB协议加速,本文提出的主要优化技术路线对于LTE/LTE-A eNB的协议FPGA加速有借鉴和参考价值。