论文部分内容阅读
随着便携式消费类电子产品需求的日益增长及高性能VLSI技术的迅猛发展,低压低功耗设计已成为当今模拟集成电路设计的主流之一。本文讨论了低压模拟电路设计所面临的困难与挑战,以及目前国内外实现低压模拟电路设计的主要技术和其优缺点,重点研究了准浮栅技术在低压低功耗模拟集成电路设计中的应用情况。论文通过介绍多输入浮栅晶体管的低压应用原理,对准浮栅MOS晶体管的工作原理、等效电路及电气特性进行了系统分析。在此基础上完成了一系列基于准浮栅技术的低压模拟集成电路单元的设计,包括折叠差分运算放大器、全差分运算放大器、采样保持电路、积分器、二阶巴特沃斯低通滤波器、五阶切比雪夫低通滤波器、12位电容定标数模转换器等。论文分别基于CSMC 0.6um和TSMC0.25 um CMOS工艺的BSIM3V3模型,利用Cadence Spectre和Hspice等仿真工具对本文所设计的所有电路进行了模拟仿真。最后根据CSMC 0.6 um双多晶双层铝布线CMOS工艺的设计规则,对全差分运算放大器、二阶巴特沃斯低通滤波器、五阶切比雪夫低通滤波器以及12位数模转换器等电路进行了版图设计。