论文部分内容阅读
随着无线电通信的广泛应用与飞速发展,只针对特定调制制式和带宽的单一型传统通信电台的应用范围已非常有限,不能适应目前多调制、多服务的通信系统。软件无线电摆脱了硬件体系结构的束缚,成为解决不同通信体制之间互操作问题和开展多种通信业务的最佳途径,具有巨大的商业和军用价值,被喻为无线电通信领域一次新的技术革命。本文首先介绍了软件无线电的发展现状和前景,及其中几项关键技术,提出了本次设计的目标:完成一个高速通信平台的设计。之后,本文简单介绍了目前总线的发展趋势,以及构成高速串行总线的基本器件串化解串器的原理与分类。高速通信平台的基本构成,是以可编程逻辑器件FPGA为核心,控制外围的A/D、D/A转换器和串化解串器。其硬件设计分为串化解串器接口设计,A/D前端模拟通道设计,D/A中频模拟信号输出设计和FPGA数字信号传输及外围电路设计。本文重点介绍了A/D和D/A芯片的外围电路连接及其配套电路的功能和硬件连接,对串化解串器的接口电路也做了详细阐述,对高速通信平台的PCB设计也有详细说明。高速串行通信网络的构建也是本文的一个重点。本文在分析了软件无线电技术对信号处理方式的改进后,给出了一个基于串化解串器的点对点通信网络的实现方法。同时,也详细介绍了该网络的扩展方法。FPGA内部程序构成是本文的软件设计部分。FPGA内部采取分模块设计的方式,各模块间既有联系又相互独立,提高了设计的便利性和程序的可阅读性。本次的程序设计主要分为A/D与串化解串器接口模块、D/A接口模块和一个单独的增益控制模块,说明了A/D采样数据并发送及D/A接收数据并调制的全过程,实现了自动增益控制功能。本文最后介绍了硬件调试和FPGA程序验证结果。详细说明了以Modelsim为平台的前端功能仿真和后端时序仿真,以ChipScope Pro II为平台,程序下载到FPGA中进行的实时验证,以及用频谱分析仪等工具完成对输出结果的人工检测。结果表明整个高速通信平台基本达到了系统设计中所要求的性能指标,证明了整个系统设计的正确性和合理性。