论文部分内容阅读
本文主要围绕互联网中高速交换系统研究的成果并结合具体的应用实现展开讨论。本系统采用Crossbar空分交换结构,利用iSLIP虚拟输出队列(VOQ)调度算法实现从流量管理(TM)系统到交换网板(Fabric)的子交换功能。阐述了现场可编程逻辑阵列(FPGA)的发展、分类及特性,着重说明了本系统所采用的Xilinx器件的结构特性,介绍了所用的硬件开发语言VerilogHDL。结合FPGA开发流程详细阐述高速交换子系统SS4C芯片的设计流程,其中重点描述了模块的划分,设计难点以及系统出入接口的仿真结果。最后,重点介绍设计后期的系统优化、布局布线、加载以及板级调试。