基于FPGA的高速并行滤波器设计与实现

来源 :现代导航 | 被引量 : 0次 | 上传用户:lu_bo_123
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对高速通信调制解调系统对成形滤波器的运算要求,分析高速并行滤波器的设计与实现方法,提出一种可满足1Gsps符号速率下的发射端和接收端的成形滤波器并行实现结构,该结构具有较低的实现复杂度。FPGA实现结果表明,采用该滤波结构的高速调制解调系统基本没有性能损失。
其他文献
目的在高脂饮食诱导胰岛素抵抗的基础上,观察葛根素对大鼠肝脏中蛋白酪氨酸磷酸酶1B(PTP1B)表达的影响。方法选取雄性Wistar大鼠30只,随机分为正常对照组10只(给予基础饲料)和模
目的探讨输尿管镜下U-100激光治疗妊娠合并输尿管结石的疗效。方法妊娠合并输尿管结石患者13例,均行输尿管镜下U-100激光碎石术,观察术后临床效果。结果 13例患者均顺利手术,
目的利用Tip-Edge plus托槽的独特性探索差动力技术矫治安氏Ⅱ^1类错(牙合)的疗效观察。方法收集25例安氏Ⅱ^1类错(牙合)患者,均采用Tip-Edge plus技术进行矫治,检测矫正前后头颅