论文部分内容阅读
针对数字图像缩放处理消耗较多硬件资源的问题,利用坐标转换和叠加处理的方法,进行图像缩放的硬件设计,采用流水线设计,转换为两种整数倍缩放图像叠加的形式,使其在FPGA上更加易于实现.最后在Xilinx的XC7A200T芯片上对算法进行验证,得到数据后用MATLAB显示缩放后图像,效果良好.