深亚微米集成电路中的连线分割和缓冲器插入

来源 :上海交通大学学报 | 被引量 : 0次 | 上传用户:kukakei
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为在一定的时间限制下得到最少的缓冲器插入数目和连线分段数目,提出了一种深亚微米电路设计方法。该方法通过将传统的可变尺寸驱动连线模型改为缓冲器连线分段模型,得到了最优的缓冲器插入数目和连线分段数目。实验结果表明,在不同的时间限制下,缓冲器数目和连线分段数目是不同的。
其他文献
逻辑验证和综合中,布尔匹配利用有序二叉判定图(Ordered Binary Decision Diagram,OBDD)检验两个给定的逻辑函数是否相等。直接枚举每个函数中输入变量的各种排列顺序,并根据这
用归一化的Jacobian矩阵在结点的行列式的值作为衡量该结点质量的方法,给出了网格结点的外围多边形和外围多面体内核的生成算法,并将内核生成技术应用于网格结点位置优化,实现了
通过对HARN-LIN协议及两种改进方案进行详尽的安全性分析,指出了HARN-LIN协议存在安全缺陷的根本原因.提出了一种既完全根除HARN-LIN协议缺陷,又不违背HARN-LIN协议不使用单
以混沌模拟退火法为基础,提出一种基于分形结构的全局最优化算法,并将其应用于解决同步码分多址(CDMA)移动通信系统的下行链路功率控制问题中,有效地避免了落入局部极小值的