论文部分内容阅读
ispLEVER是Lattice公司的一个完整的FPGA和CPLD设计软件,能帮助用户完成从概念到完成产品的设计。ispLEVER包含许多有力的开发工具,用于设计输入、项目管理、IP集成、器件映射、布局和布线,以及在系统逻辑分析等。
ispLEVER(Windows)包含Latace公司的合作伙伴Synplicity和Mentor Graphics的第三方工具,这些工具用于综合和仿真。ispLEVER支持90纳米LatticeECP2和LatticeSCFPGA系列、非易失的LatticeXPFPGA系列,以及跨越式可编程器件MachXO器件。ispLEVER的主要亮点还包括:推出新的、高度集成的Design Plan-her接口、以及一个IPexpress用户可配置的IP核拓展库。此外ispLEVER还有LatticeMicr032开发工具。这是一个针对LatticeMico32微处理器的完整的设计环境。
ispLEVER的FPGA设计流程提供强大的交互式编辑功能,通过两个重要的工具—De-sign Planner和EPIC Device Editor来实现。在开发工具中,DesignPlanner工具将两个常用的优化工具Preference Editor和Flomnplanner集成任一起,反映出专业FPGA设计者的处理思路和工作流程。现在用户能够无缝地从一项任务转移到另一项任务,而无需多余的中间步骤。PreferenceEditor被用来定义诸如关键路径和时序目标等设计参数,因为这些参数的定义是专门针对器件的,无法在硬件描述语言(HDL)层上完成。Floorplanner支持器件内逻辑布局的具体控制。将这两种相关的工具集成在一起,简化了一些任务,诸如将客户定制的逻辑指定到器件I/O引脚。因此,可以帮助设计者无缝地工作,从而更快、更高效地完成这些设计任务。
ispLEVER(Windows)包含Latace公司的合作伙伴Synplicity和Mentor Graphics的第三方工具,这些工具用于综合和仿真。ispLEVER支持90纳米LatticeECP2和LatticeSCFPGA系列、非易失的LatticeXPFPGA系列,以及跨越式可编程器件MachXO器件。ispLEVER的主要亮点还包括:推出新的、高度集成的Design Plan-her接口、以及一个IPexpress用户可配置的IP核拓展库。此外ispLEVER还有LatticeMicr032开发工具。这是一个针对LatticeMico32微处理器的完整的设计环境。
ispLEVER的FPGA设计流程提供强大的交互式编辑功能,通过两个重要的工具—De-sign Planner和EPIC Device Editor来实现。在开发工具中,DesignPlanner工具将两个常用的优化工具Preference Editor和Flomnplanner集成任一起,反映出专业FPGA设计者的处理思路和工作流程。现在用户能够无缝地从一项任务转移到另一项任务,而无需多余的中间步骤。PreferenceEditor被用来定义诸如关键路径和时序目标等设计参数,因为这些参数的定义是专门针对器件的,无法在硬件描述语言(HDL)层上完成。Floorplanner支持器件内逻辑布局的具体控制。将这两种相关的工具集成在一起,简化了一些任务,诸如将客户定制的逻辑指定到器件I/O引脚。因此,可以帮助设计者无缝地工作,从而更快、更高效地完成这些设计任务。