论文部分内容阅读
本文通过将基于周期分割的时钟倍频方法和ADPLL方法结合起来,将ADPLL中的鉴相和滤波方法引入到周期分割方法中,通过修改误差补偿算法,提高了周期分割的误差精度,实现了复合的时钟倍频电路设计方法,进行了基于硬件描述语言的电路设计,并完成仿真验证.理论分析和实验表明,该方法比原有方法有较大的改进.