论文部分内容阅读
本文设计了一种全数字高效的跳频同步方法,详细介绍了其基于FPGA硬件平台的实现方案。此方案采用了快速出局捕获和计数跟踪的方法,并用VerilogHDL进行电路描述。后仿真验证表明,在信噪比为-12dB的情况下仍能在短时间内达到精确同步。该方案具有抗干扰能力强,捕获时间短,结构简单等优点,在跳频通信中具有广泛的应用前景。