论文部分内容阅读
合并单元是实现过程层与间隔层串行通信的重要组成部分。合并单元包括三个功能模块:同步功能模块、接收和处理多通道信号模块、通讯功能模块。文中分析了IEC 60044-8、IEC 61850-9-1/2标准对合并单元的定义,在此基础上设计了一种基于FPGA与ARM的合并单元模型。该模型基于ARM嵌入式硬件平台,采用Linux作为操作系统,利用以太网控制器CS8900A实现ECT/EVT数据的传输。此设计方案能够满足数字化变电站的发展要求。