FPGA实现高速全并行DFT/IDFT处理器的设计

来源 :空间电子技术 | 被引量 : 0次 | 上传用户:chuengwang
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
文章介绍了采用Xilinx公司的Virtex4系列FPGA设计高速接收机中的DFWIDFT处理器的实现方法及技巧。充分利用Virtex4芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了数字下变频、加窗、DFT、滤波、IDFT等运算。整个设计采用流水与并行方式,尽量避免瓶颈的出现,提高系统时钟频率,达到高速处理,满足高速解调的要求。
其他文献
文章针对机载测绘的特定需求,使用FPGA和ARM处理器实现了一个高效实时SPIHT压缩与存储系统,该系统具有压缩性能高、抗误码能力强、压缩比在线可调等特点,可以对机载测绘图像进行
文章采用高频仿真器(HFSS)数值模拟了平行偏心同轴波导,得到了偏心度为5%时,同轴波导TE11、TE21和TE31三种模式r和φ方向上的波导内的电场二维分布图,以及平行偏心波导本征值与
多普勒参数估计是SAR对运动目标成像的关键。文章提出一种将沿迹干涉(ATI)技术与分数阶傅立叶变换相结合来估计运动目标的多普勒参数的方法。首先对采用ATI技术提取无杂波的运
文章从LEO卫星网络的稳定性和容灾性出发,提出了在关口信令转接点(GSTP)设置多个HLR,既为系统提供数据库备份,提高系统的稳定性和容灾性;又让HLR参与到远程寻呼过程中,减小远程寻呼
文章研究了一种新型的可用于智能天线系统的宽频带全向微带阵列天线;该阵列天线在俯仰面具有低副瓣特性,副瓣电平小于-20dB;采用双端馈电技术,使得天线在工作频带内的阻抗特性得
文章提出了一种运用于平面近场测试时可以缩短测试时间的数学插值方法。给出了该插值方法的推导过程和运用实例,对结果进行比较分析,证明了此数值方法的有效性。
文章采用遗传算法完成SAR天线方向图的优化设计,通过它与Chebyshev法、Woodward法综合设计结果进行比较,验证了遗传算法的有效性,并根据实际设计的需要,采用仅相位加权的方法,实现
文章介绍了一种新的自适应预失真技术,该技术用于微波射频交叉耦合式的滤波器输入多工器,用来改善群时延特性。这项技术的特点是用低Q值的谐振腔来实现高Q值特性,以达到减小
文章指出了影响构架式可展开天线形面精度的关键因素。提出了在不改变天线质量特性的前提下,通过分解反射网面单元,缩短了网面单元的边长,从而提高了反射面理论形面精度的简易优
文章研究了一种基于功率测量的相控阵天线校准方法,该方法要求探头和被测天线固定,在移相器状态切换的条件下,利用测量探头接收的微波信号功率,测定出各单元初始激励的相对幅度和