论文部分内容阅读
针对外层型视网膜修复技术中芯片像素密度难以提高的问题,设计了一种具有更小尺寸及更高像素密度的视网膜芯片。芯片采用CHRT公司0.35肚m标准CMOS工艺,选用双向驰张振荡器电路作为基本像元电路,在Cadence软件平台上进行了电路的调试及版图制作和后仿真。实验结果表明,像元电路能够随光电流大小变化输出幅值及频率可调的脉冲信号对视网膜神经细胞进行有效刺激,版图制作后仿真得到像元电路脉冲宽度为0.26ms,频率为18~503HZ,版图大小为65μm×65μm,初步设计的芯片大小为1.1mm×