论文部分内容阅读
为平衡边界处理中数据依赖关系与宏块滤波速度的矛盾,提出一种H.264去块滤波的硬件结构,48条边界按照一种有效的顺序流水线处理,2个像素样本行数据并行滤波计算;滤波计算过程分为5个阶段,各阶段之间采用流水线结构,很好地平衡了各个阶段的操作过程.在SMIC0.131xmCMOS工艺库下的综合结果表明,电路在300MHz的时钟频率下消耗12.33×10^3个逻辑门,对于分辨率为3840×2160的超高清视频,处理速度可以达到86帧/s,可以满足其实时编码需求.